上拉就是將不確定的信號通過一個電阻嵌位在高電平,電阻同時起限流作用,1TTL驅動CMOS時,如果TTL輸出最低高電平低于CMOS最低高電平時,提高輸出高電平值2 OC門必須加上拉,提高電平值3 加大輸出的驅動能力(單片機較常用)4 CMOS芯片中(特別是門的芯片),為防靜電干擾,不用的引腳也不懸空,一般上拉,降低阻抗,提供泄荷通路5 提高輸出電平,提高芯片輸入信號的噪聲容限,增強抗干擾6 提高總線抗電磁能力,空腳易受電磁干擾7 長線傳輸中加上拉,是阻抗匹配抑制反射干擾上拉是對器件注入電流,下拉是輸出電流,弱強只是上拉電阻的阻值不同,沒有什么嚴格區分,對于非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。上拉電阻: 就是從電源高電平引出的電阻接到輸出 1,如果電平用OC(集電極開路,TTL)或OD(漏極開路,CMOS)輸出,那么不用上拉電阻是不能工作的, 這個很容易理解,管子沒有電源就不能輸出高電平了。 2,如果輸出電流比較大,輸出的電平就會降低(電路中已經有了一個上拉電阻,但是電阻太大,壓降太高),就可以用上拉電阻提供電流分量, 把電平“拉高”。(就是并一個電阻在IC內部的上拉電阻上, 讓它的壓降小一點)。當然管子按需要該工作在線性范圍的上拉電阻不能太小。當然也會用這個方式來實現門電路電平的匹配。上,就是指高電平;所謂下,是指低電平。上拉,就是通過一個電阻將信號接電源,一般用于時鐘信號數據信號等。下拉,就是通過一個電阻將信號接地,一般用于保護信號。這是根據電路需要設計的,主要目的是為了防止干擾,增加電路的穩定性。
上拉電阻作用:基極和發射極之間的電壓正向偏置并大于死區電壓集電極與發射極之間的電壓也需要正向偏置。三極管飽和導通的時候(Ubes 0.7V),基極的電位有可能高于集電極的電位。
上拉電阻作用是:1、當TTL電路驅動CMOS電路時,如果電路輸出的高電平低于CMOS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。3、為增強輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供泄荷通路。5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限,增強抗干擾能力。6、提高總線的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。7、長線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。